{"title":"Análise Quantitativa de Arquiteturas Pipeline","authors":"Paulo Fernandes, Roland Teodorowitsch, P. Navaux","doi":"10.5753/sbac-pad.1990.23129","DOIUrl":"https://doi.org/10.5753/sbac-pad.1990.23129","url":null,"abstract":"Este trabalho define um modelo para análise de desempenho de arquiteturas pipeline. A análise proposta consiste na obtenção de parâmetros quantitativos relevantes ao desempenho de uma determinada arquitetura definida tanto pelo hardware quanto pelo software que nela será executado. A partir de um método de análise semelhante, referenciado em bibliografia, busca-se uma malor precisão através da construção de um modelo mals detalhado para descrever as arquiteturas pipeline.","PeriodicalId":388504,"journal":{"name":"Anais do III Simpósio Brasileiro de Arquitetura de Computadores e Processamento Paralelo (SBAC-PP 1990)","volume":"54 1","pages":"0"},"PeriodicalIF":0.0,"publicationDate":"1990-11-07","publicationTypes":"Journal Article","fieldsOfStudy":null,"isOpenAccess":false,"openAccessPdf":"","citationCount":null,"resultStr":null,"platform":"Semanticscholar","paperid":"116582030","PeriodicalName":null,"FirstCategoryId":null,"ListUrlMain":null,"RegionNum":0,"RegionCategory":"","ArticlePicture":[],"TitleCN":null,"AbstractTextCN":null,"PMCID":"","EPubDate":null,"PubModel":null,"JCR":null,"JCRName":null,"Score":null,"Total":0}
{"title":"Resolução de Sistemas de Equações Lineares Utilizando uma Biblioteca de Operações Vetoriais/Matricias Paralelas","authors":"M. C. S. D. Castro, C. L. Amorim","doi":"10.5753/sbac-pad.1990.23107","DOIUrl":"https://doi.org/10.5753/sbac-pad.1990.23107","url":null,"abstract":"Neste trabalho procuramos a partir dos passos elementares disponíveis na biblioteca de operações paralelas, desenvolvida para multiprocessadores hipercúbicos baseado em transputers, solucionar um sistema de equações lineares algébricas, utilizando o método do gradiente conjugado. Os resultados experimentais demonstram o potencial e a simplicidade de aplicação da biblioteca para diversas aplicações numéricas.","PeriodicalId":388504,"journal":{"name":"Anais do III Simpósio Brasileiro de Arquitetura de Computadores e Processamento Paralelo (SBAC-PP 1990)","volume":"8 1","pages":"0"},"PeriodicalIF":0.0,"publicationDate":"1990-11-07","publicationTypes":"Journal Article","fieldsOfStudy":null,"isOpenAccess":false,"openAccessPdf":"","citationCount":null,"resultStr":null,"platform":"Semanticscholar","paperid":"121331032","PeriodicalName":null,"FirstCategoryId":null,"ListUrlMain":null,"RegionNum":0,"RegionCategory":"","ArticlePicture":[],"TitleCN":null,"AbstractTextCN":null,"PMCID":"","EPubDate":null,"PubModel":null,"JCR":null,"JCRName":null,"Score":null,"Total":0}
Carlos Marcelo Dias Pazos, Claúdia Ma. Ribeiro Azevedo, Márcia de Barros Correia
{"title":"Arquitetura de um Processador de Aritmética Intervalar Configurável como Processador de Produto Escalar","authors":"Carlos Marcelo Dias Pazos, Claúdia Ma. Ribeiro Azevedo, Márcia de Barros Correia","doi":"10.5753/sbac-pad.1990.23108","DOIUrl":"https://doi.org/10.5753/sbac-pad.1990.23108","url":null,"abstract":"Este trabalho apresenta um Processador de Aritmetica Intervalar que explora o paralelismo inerente as operações sobre intervalos. Este processador e reconfigurável para tratar operações de Produto Escalar com máxima exatidão usando técnicas da Aritmética Computacional Avançada. A implementação do processador é baseada em tecnologia Bit-Slice e microprogramação.","PeriodicalId":388504,"journal":{"name":"Anais do III Simpósio Brasileiro de Arquitetura de Computadores e Processamento Paralelo (SBAC-PP 1990)","volume":"29 1","pages":"0"},"PeriodicalIF":0.0,"publicationDate":"1990-11-07","publicationTypes":"Journal Article","fieldsOfStudy":null,"isOpenAccess":false,"openAccessPdf":"","citationCount":null,"resultStr":null,"platform":"Semanticscholar","paperid":"122153443","PeriodicalName":null,"FirstCategoryId":null,"ListUrlMain":null,"RegionNum":0,"RegionCategory":"","ArticlePicture":[],"TitleCN":null,"AbstractTextCN":null,"PMCID":"","EPubDate":null,"PubModel":null,"JCR":null,"JCRName":null,"Score":null,"Total":0}
Ivo Marcio Michalick Vasconcelos, Virgílio Almeida
{"title":"Analise de Politicas de Escalonamento em Sistemas Paralelos Multiprogramados","authors":"Ivo Marcio Michalick Vasconcelos, Virgílio Almeida","doi":"10.5753/sbac-pad.1990.23112","DOIUrl":"https://doi.org/10.5753/sbac-pad.1990.23112","url":null,"abstract":"Sistemas paralelos de grande escala apresentam um custo muito alto, que aliado ao fato de serem geralmente monoprogramados, inviabiliza sua aquisição por muitas classes de usuários que deles poderiam se beneficiar. Por este motivo vem crescendo o uso de tais sistemas de forma multiprogramada. Multiprogramação eficiente implica no uso de políticas de escalonamento eficientes. Este trabalho, usando um modelo de simulação, investiga o comportamento de diversas políticas de escalonamento de processadores em diferentes configurações hipotéticas de sistemas paralelos multiprogramados. A partir dos resultados das simulações o artigo analisa o impacto das varias politicas de escalonamento no desempenho dos sistemas.","PeriodicalId":388504,"journal":{"name":"Anais do III Simpósio Brasileiro de Arquitetura de Computadores e Processamento Paralelo (SBAC-PP 1990)","volume":"27 1","pages":"0"},"PeriodicalIF":0.0,"publicationDate":"1990-11-07","publicationTypes":"Journal Article","fieldsOfStudy":null,"isOpenAccess":false,"openAccessPdf":"","citationCount":null,"resultStr":null,"platform":"Semanticscholar","paperid":"121591189","PeriodicalName":null,"FirstCategoryId":null,"ListUrlMain":null,"RegionNum":0,"RegionCategory":"","ArticlePicture":[],"TitleCN":null,"AbstractTextCN":null,"PMCID":"","EPubDate":null,"PubModel":null,"JCR":null,"JCRName":null,"Score":null,"Total":0}