超低功耗2.4 GHz射频接收器用交叉耦合LC VCO与DFF分频器的设计与优化 | MDPI JLPEA
MDPI工程科学
2025-04-15 16:37
文章摘要
本文介绍了巴基斯坦巴赫利亚大学的Mukesh Kumar Maheshwari教授团队在Journal of Low Power Electronics and Applications (JLPEA) 上发表的研究论文,提出了一种基于65 nm CMOS工艺的交叉耦合LC VCO与D触发器 (DFF) 分频器集成方案。该方案旨在实现亚毫瓦级功耗与-118 dBc/Hz量级相位噪声的协同优化。研究采用TSMC 65 nm CMOS工艺,通过电路架构创新与系统级优化策略实现突破。实验验证显示,VCO核心功耗0.47 mW,相位噪声-118.36 dBc/Hz@1MHz,调谐范围13.5%。该研究为2.4 GHz射频前端提供高能效解决方案,适用于智能家居、工业传感等物联网领域。
本站注明稿件来源为其他媒体的文/图等稿件均为转载稿,本站转载出于非商业性的教育和科研之目的,并不意味着赞同其观点或证实其内容的真实性。如转载稿涉及版权等问题,请作者速来电或来函联系。