{"title":"ReonV: SPARC LEON3处理器的RISC-V版本","authors":"Lucas Castro, R. Azevedo","doi":"10.5753/reic.2018.1073","DOIUrl":null,"url":null,"abstract":"Este artigo reforça a importância de reutilização e contribuição para o desenvolvimento de hardware de código aberto, mostrando o exemplo de desenvolvimento de um processador soft-core RISC-V, dado o nome de ReonV, que foi desenvolvido reutilizando todos os módulos de um processador SPARC V8 de 32 bits já consolidado, modificando apenas seu pipeline para a nova ISA e herdando todos os outros módulos e o Board Support Package (BSP) do processador original.","PeriodicalId":403544,"journal":{"name":"Revista Eletrônica de Iniciação Científica em Computação","volume":"21 1","pages":"0"},"PeriodicalIF":0.0000,"publicationDate":"2018-11-16","publicationTypes":"Journal Article","fieldsOfStudy":null,"isOpenAccess":false,"openAccessPdf":"","citationCount":"0","resultStr":"{\"title\":\"ReonV: uma versão RISC-V do processador SPARC LEON3\",\"authors\":\"Lucas Castro, R. Azevedo\",\"doi\":\"10.5753/reic.2018.1073\",\"DOIUrl\":null,\"url\":null,\"abstract\":\"Este artigo reforça a importância de reutilização e contribuição para o desenvolvimento de hardware de código aberto, mostrando o exemplo de desenvolvimento de um processador soft-core RISC-V, dado o nome de ReonV, que foi desenvolvido reutilizando todos os módulos de um processador SPARC V8 de 32 bits já consolidado, modificando apenas seu pipeline para a nova ISA e herdando todos os outros módulos e o Board Support Package (BSP) do processador original.\",\"PeriodicalId\":403544,\"journal\":{\"name\":\"Revista Eletrônica de Iniciação Científica em Computação\",\"volume\":\"21 1\",\"pages\":\"0\"},\"PeriodicalIF\":0.0000,\"publicationDate\":\"2018-11-16\",\"publicationTypes\":\"Journal Article\",\"fieldsOfStudy\":null,\"isOpenAccess\":false,\"openAccessPdf\":\"\",\"citationCount\":\"0\",\"resultStr\":null,\"platform\":\"Semanticscholar\",\"paperid\":null,\"PeriodicalName\":\"Revista Eletrônica de Iniciação Científica em Computação\",\"FirstCategoryId\":\"1085\",\"ListUrlMain\":\"https://doi.org/10.5753/reic.2018.1073\",\"RegionNum\":0,\"RegionCategory\":null,\"ArticlePicture\":[],\"TitleCN\":null,\"AbstractTextCN\":null,\"PMCID\":null,\"EPubDate\":\"\",\"PubModel\":\"\",\"JCR\":\"\",\"JCRName\":\"\",\"Score\":null,\"Total\":0}","platform":"Semanticscholar","paperid":null,"PeriodicalName":"Revista Eletrônica de Iniciação Científica em Computação","FirstCategoryId":"1085","ListUrlMain":"https://doi.org/10.5753/reic.2018.1073","RegionNum":0,"RegionCategory":null,"ArticlePicture":[],"TitleCN":null,"AbstractTextCN":null,"PMCID":null,"EPubDate":"","PubModel":"","JCR":"","JCRName":"","Score":null,"Total":0}
ReonV: uma versão RISC-V do processador SPARC LEON3
Este artigo reforça a importância de reutilização e contribuição para o desenvolvimento de hardware de código aberto, mostrando o exemplo de desenvolvimento de um processador soft-core RISC-V, dado o nome de ReonV, que foi desenvolvido reutilizando todos os módulos de um processador SPARC V8 de 32 bits já consolidado, modificando apenas seu pipeline para a nova ISA e herdando todos os outros módulos e o Board Support Package (BSP) do processador original.