{"title":"开发微处理器内核控制自动机的有效方法","authors":"Андрей Строгонов, О. Бордюжа, Андрей Строгонов","doi":"10.22184/1992-4178.2024.232.1.78.86","DOIUrl":null,"url":null,"abstract":"В России при участии НИУ МИЭТ организована Ассоциация вузов ЭКБ,\nрешающих в том числе задачу подготовки специалистов для работы\nс архитектурой процессоров RISC-V, а также создана Школа синтеза\nцифровых схем на базе курса MIT в Сколково для быстрого освоения\nсовременных подходов к проектированию цифровых БИС. Архитектура\nRISC-V является дальнейшим развитием архитектуры MIPS, разработанной\nкомпанией MIPS Computer Systems. На архитектуре MIPS32 построен ряд\nроссийских процессоров, таких как Baikal- T от «Байкал Электроникс»,\n«Мультикор» от АО НПЦ «ЭЛВИС» и КОМДИВ от НИИСИ РАН. Процессоры\nна базе RISC-V разрабатывают несколько российских компаний,\nв том числе Syntacore и CloudBEAR. В статье рассмотрен эффективный\nподход к разработке управляющего автомата микропроцессорного ядра\nс применением системы визуально- имитационного моделирования\nMatlab / Simulink и последующей генерацией VHDL-кода для разработки\nпроекта в САПР Quartus II.","PeriodicalId":303934,"journal":{"name":"ELECTRONICS: SCIENCE, TECHNOLOGY, BUSINESS","volume":"45 4","pages":""},"PeriodicalIF":0.0000,"publicationDate":"2024-02-05","publicationTypes":"Journal Article","fieldsOfStudy":null,"isOpenAccess":false,"openAccessPdf":"","citationCount":"0","resultStr":"{\"title\":\"ЭФФЕКТИВНЫЙ ПОДХОД В РАЗРАБОТКЕ УПРАВЛЯЮЩИХ АВТОМАТОВ МИКРОПРОЦЕССОРНЫХ ЯДЕР\",\"authors\":\"Андрей Строгонов, О. Бордюжа, Андрей Строгонов\",\"doi\":\"10.22184/1992-4178.2024.232.1.78.86\",\"DOIUrl\":null,\"url\":null,\"abstract\":\"В России при участии НИУ МИЭТ организована Ассоциация вузов ЭКБ,\\nрешающих в том числе задачу подготовки специалистов для работы\\nс архитектурой процессоров RISC-V, а также создана Школа синтеза\\nцифровых схем на базе курса MIT в Сколково для быстрого освоения\\nсовременных подходов к проектированию цифровых БИС. Архитектура\\nRISC-V является дальнейшим развитием архитектуры MIPS, разработанной\\nкомпанией MIPS Computer Systems. На архитектуре MIPS32 построен ряд\\nроссийских процессоров, таких как Baikal- T от «Байкал Электроникс»,\\n«Мультикор» от АО НПЦ «ЭЛВИС» и КОМДИВ от НИИСИ РАН. Процессоры\\nна базе RISC-V разрабатывают несколько российских компаний,\\nв том числе Syntacore и CloudBEAR. В статье рассмотрен эффективный\\nподход к разработке управляющего автомата микропроцессорного ядра\\nс применением системы визуально- имитационного моделирования\\nMatlab / Simulink и последующей генерацией VHDL-кода для разработки\\nпроекта в САПР Quartus II.\",\"PeriodicalId\":303934,\"journal\":{\"name\":\"ELECTRONICS: SCIENCE, TECHNOLOGY, BUSINESS\",\"volume\":\"45 4\",\"pages\":\"\"},\"PeriodicalIF\":0.0000,\"publicationDate\":\"2024-02-05\",\"publicationTypes\":\"Journal Article\",\"fieldsOfStudy\":null,\"isOpenAccess\":false,\"openAccessPdf\":\"\",\"citationCount\":\"0\",\"resultStr\":null,\"platform\":\"Semanticscholar\",\"paperid\":null,\"PeriodicalName\":\"ELECTRONICS: SCIENCE, TECHNOLOGY, BUSINESS\",\"FirstCategoryId\":\"1085\",\"ListUrlMain\":\"https://doi.org/10.22184/1992-4178.2024.232.1.78.86\",\"RegionNum\":0,\"RegionCategory\":null,\"ArticlePicture\":[],\"TitleCN\":null,\"AbstractTextCN\":null,\"PMCID\":null,\"EPubDate\":\"\",\"PubModel\":\"\",\"JCR\":\"\",\"JCRName\":\"\",\"Score\":null,\"Total\":0}","platform":"Semanticscholar","paperid":null,"PeriodicalName":"ELECTRONICS: SCIENCE, TECHNOLOGY, BUSINESS","FirstCategoryId":"1085","ListUrlMain":"https://doi.org/10.22184/1992-4178.2024.232.1.78.86","RegionNum":0,"RegionCategory":null,"ArticlePicture":[],"TitleCN":null,"AbstractTextCN":null,"PMCID":null,"EPubDate":"","PubModel":"","JCR":"","JCRName":"","Score":null,"Total":0}
ЭФФЕКТИВНЫЙ ПОДХОД В РАЗРАБОТКЕ УПРАВЛЯЮЩИХ АВТОМАТОВ МИКРОПРОЦЕССОРНЫХ ЯДЕР
В России при участии НИУ МИЭТ организована Ассоциация вузов ЭКБ,
решающих в том числе задачу подготовки специалистов для работы
с архитектурой процессоров RISC-V, а также создана Школа синтеза
цифровых схем на базе курса MIT в Сколково для быстрого освоения
современных подходов к проектированию цифровых БИС. Архитектура
RISC-V является дальнейшим развитием архитектуры MIPS, разработанной
компанией MIPS Computer Systems. На архитектуре MIPS32 построен ряд
российских процессоров, таких как Baikal- T от «Байкал Электроникс»,
«Мультикор» от АО НПЦ «ЭЛВИС» и КОМДИВ от НИИСИ РАН. Процессоры
на базе RISC-V разрабатывают несколько российских компаний,
в том числе Syntacore и CloudBEAR. В статье рассмотрен эффективный
подход к разработке управляющего автомата микропроцессорного ядра
с применением системы визуально- имитационного моделирования
Matlab / Simulink и последующей генерацией VHDL-кода для разработки
проекта в САПР Quartus II.