{"title":"基于 Fpga 多相滤波器组的电磁波接收器数字部分的硬件结构","authors":"В.К. Перхун, А.В. Тесленок, А.В. Гущин","doi":"10.34832/niir.2023.13.2.005","DOIUrl":null,"url":null,"abstract":"В статье предложена архитектура цифровой части измерительного приемника электромагнитных помех на основе полифазного банка фильтров согласно ГОСТ 30805.16.1.1. Приведен а количественная оценка используемых ресурсов в ПЛИС. The paper proposes an architecture of the digital part of EMI-receiver based on polyphase filter bank. The architecture corresponds to G O ST 16.1.1-2013. A quantitative estimation of the resources used in FPGAs is given.","PeriodicalId":128426,"journal":{"name":"Труды НИИР","volume":"17 1","pages":""},"PeriodicalIF":0.0000,"publicationDate":"2023-07-31","publicationTypes":"Journal Article","fieldsOfStudy":null,"isOpenAccess":false,"openAccessPdf":"","citationCount":"0","resultStr":"{\"title\":\"HARDWARE ARCHITECTURE OF THE DIGITAL PART OF EMI-RECEIVER BASED ON POLYPHASE FILTER BANK IN FPGA\",\"authors\":\"В.К. Перхун, А.В. Тесленок, А.В. Гущин\",\"doi\":\"10.34832/niir.2023.13.2.005\",\"DOIUrl\":null,\"url\":null,\"abstract\":\"В статье предложена архитектура цифровой части измерительного приемника электромагнитных помех на основе полифазного банка фильтров согласно ГОСТ 30805.16.1.1. Приведен а количественная оценка используемых ресурсов в ПЛИС. The paper proposes an architecture of the digital part of EMI-receiver based on polyphase filter bank. The architecture corresponds to G O ST 16.1.1-2013. A quantitative estimation of the resources used in FPGAs is given.\",\"PeriodicalId\":128426,\"journal\":{\"name\":\"Труды НИИР\",\"volume\":\"17 1\",\"pages\":\"\"},\"PeriodicalIF\":0.0000,\"publicationDate\":\"2023-07-31\",\"publicationTypes\":\"Journal Article\",\"fieldsOfStudy\":null,\"isOpenAccess\":false,\"openAccessPdf\":\"\",\"citationCount\":\"0\",\"resultStr\":null,\"platform\":\"Semanticscholar\",\"paperid\":null,\"PeriodicalName\":\"Труды НИИР\",\"FirstCategoryId\":\"1085\",\"ListUrlMain\":\"https://doi.org/10.34832/niir.2023.13.2.005\",\"RegionNum\":0,\"RegionCategory\":null,\"ArticlePicture\":[],\"TitleCN\":null,\"AbstractTextCN\":null,\"PMCID\":null,\"EPubDate\":\"\",\"PubModel\":\"\",\"JCR\":\"\",\"JCRName\":\"\",\"Score\":null,\"Total\":0}","platform":"Semanticscholar","paperid":null,"PeriodicalName":"Труды НИИР","FirstCategoryId":"1085","ListUrlMain":"https://doi.org/10.34832/niir.2023.13.2.005","RegionNum":0,"RegionCategory":null,"ArticlePicture":[],"TitleCN":null,"AbstractTextCN":null,"PMCID":null,"EPubDate":"","PubModel":"","JCR":"","JCRName":"","Score":null,"Total":0}
引用次数: 0
摘要
论文根据 GOST 30805.16.1.1 提出了基于多相滤波器组的 EMI 接收器数字部分结构,并给出了 FPGA 所用资源的定量估算。 论文提出了基于多相滤波器组的 EMI 接收器数字部分的架构。该架构符合 G O ST 16.1.1-2013。文中给出了 FPGA 所用资源的定量估算。
HARDWARE ARCHITECTURE OF THE DIGITAL PART OF EMI-RECEIVER BASED ON POLYPHASE FILTER BANK IN FPGA
В статье предложена архитектура цифровой части измерительного приемника электромагнитных помех на основе полифазного банка фильтров согласно ГОСТ 30805.16.1.1. Приведен а количественная оценка используемых ресурсов в ПЛИС. The paper proposes an architecture of the digital part of EMI-receiver based on polyphase filter bank. The architecture corresponds to G O ST 16.1.1-2013. A quantitative estimation of the resources used in FPGAs is given.