基于磁畴壁多数门的自旋电子逻辑电路的研制

IF 0.2 Q4 PHYSICS, APPLIED
June-Seo Kim, Jaehun Cho
{"title":"基于磁畴壁多数门的自旋电子逻辑电路的研制","authors":"June-Seo Kim, Jaehun Cho","doi":"10.4283/jkms.2023.33.5.184","DOIUrl":null,"url":null,"abstract":"자구벽 이동형 다수결 게이트는 3개의 자구벽 입력단과 1개의 출력단으로 구성되어 있으며, 다수의 입력된 자구벽이 출력으로 나오는 형태이기 때문에 입력의 형태에 따라서 AND 게이트와 OR 게이트 모두를 표현할 수 있다. 특히 전류인가 자구벽 이동현상을 기반으로 하기 때문에 최종적인 목적은 기존의 실리콘 기반의 CMOS 보다 전력소모가 적은 논리 회로를 구현하는 것이다. 본 연구에서는 전류인가 자구벽 이동 기반 논리 소자의 구성 및 소자를 제작하기 위한 다양한 방법에 대해서 소개한다. 특히 다수결 게이트 및 NOT 게이트 구현을 위한 소자 제작 공정에 대한 자성 다층 박막의 구성에 대해서 논의한다. 뿐만 아니라 3차원 구조로 이루어진 자구벽 이동 기반 NOT 게이트를 제작하는 공정 방법을 소개한다.","PeriodicalId":42623,"journal":{"name":"Journal of the Korean Magnetics Society","volume":"17 2","pages":"0"},"PeriodicalIF":0.2000,"publicationDate":"2023-10-31","publicationTypes":"Journal Article","fieldsOfStudy":null,"isOpenAccess":false,"openAccessPdf":"","citationCount":"0","resultStr":"{\"title\":\"Spintronic Logic Circuit Developments Based on the Magnetic Domain Wall Majority Gates\",\"authors\":\"June-Seo Kim, Jaehun Cho\",\"doi\":\"10.4283/jkms.2023.33.5.184\",\"DOIUrl\":null,\"url\":null,\"abstract\":\"자구벽 이동형 다수결 게이트는 3개의 자구벽 입력단과 1개의 출력단으로 구성되어 있으며, 다수의 입력된 자구벽이 출력으로 나오는 형태이기 때문에 입력의 형태에 따라서 AND 게이트와 OR 게이트 모두를 표현할 수 있다. 특히 전류인가 자구벽 이동현상을 기반으로 하기 때문에 최종적인 목적은 기존의 실리콘 기반의 CMOS 보다 전력소모가 적은 논리 회로를 구현하는 것이다. 본 연구에서는 전류인가 자구벽 이동 기반 논리 소자의 구성 및 소자를 제작하기 위한 다양한 방법에 대해서 소개한다. 특히 다수결 게이트 및 NOT 게이트 구현을 위한 소자 제작 공정에 대한 자성 다층 박막의 구성에 대해서 논의한다. 뿐만 아니라 3차원 구조로 이루어진 자구벽 이동 기반 NOT 게이트를 제작하는 공정 방법을 소개한다.\",\"PeriodicalId\":42623,\"journal\":{\"name\":\"Journal of the Korean Magnetics Society\",\"volume\":\"17 2\",\"pages\":\"0\"},\"PeriodicalIF\":0.2000,\"publicationDate\":\"2023-10-31\",\"publicationTypes\":\"Journal Article\",\"fieldsOfStudy\":null,\"isOpenAccess\":false,\"openAccessPdf\":\"\",\"citationCount\":\"0\",\"resultStr\":null,\"platform\":\"Semanticscholar\",\"paperid\":null,\"PeriodicalName\":\"Journal of the Korean Magnetics Society\",\"FirstCategoryId\":\"1085\",\"ListUrlMain\":\"https://doi.org/10.4283/jkms.2023.33.5.184\",\"RegionNum\":0,\"RegionCategory\":null,\"ArticlePicture\":[],\"TitleCN\":null,\"AbstractTextCN\":null,\"PMCID\":null,\"EPubDate\":\"\",\"PubModel\":\"\",\"JCR\":\"Q4\",\"JCRName\":\"PHYSICS, APPLIED\",\"Score\":null,\"Total\":0}","platform":"Semanticscholar","paperid":null,"PeriodicalName":"Journal of the Korean Magnetics Society","FirstCategoryId":"1085","ListUrlMain":"https://doi.org/10.4283/jkms.2023.33.5.184","RegionNum":0,"RegionCategory":null,"ArticlePicture":[],"TitleCN":null,"AbstractTextCN":null,"PMCID":null,"EPubDate":"","PubModel":"","JCR":"Q4","JCRName":"PHYSICS, APPLIED","Score":null,"Total":0}
引用次数: 0

摘要

子句墙移动型多数表决门由3个子句墙输入端和1个输出端组成,多数输入的子句面输出形式,根据输入的形式可以同时表示AND门和OR门。特别是以电流认知结构壁移动现象为基础,因此最终目的是体现比现有硅基础的CMOS电力消耗较少的逻辑电路。本研究将介绍基于电流磁球壁移动的逻辑元件的构成及制作元件的多种方法。特别是,将对体现“少数服从多数门”和“NOT门”的元件制作工程的磁性多层薄膜的构成进行讨论。不仅如此,还介绍了制作以三维结构构成的自救墙移动为基础的NOT gate的工程方法。
本文章由计算机程序翻译,如有差异,请以英文原文为准。
Spintronic Logic Circuit Developments Based on the Magnetic Domain Wall Majority Gates
자구벽 이동형 다수결 게이트는 3개의 자구벽 입력단과 1개의 출력단으로 구성되어 있으며, 다수의 입력된 자구벽이 출력으로 나오는 형태이기 때문에 입력의 형태에 따라서 AND 게이트와 OR 게이트 모두를 표현할 수 있다. 특히 전류인가 자구벽 이동현상을 기반으로 하기 때문에 최종적인 목적은 기존의 실리콘 기반의 CMOS 보다 전력소모가 적은 논리 회로를 구현하는 것이다. 본 연구에서는 전류인가 자구벽 이동 기반 논리 소자의 구성 및 소자를 제작하기 위한 다양한 방법에 대해서 소개한다. 특히 다수결 게이트 및 NOT 게이트 구현을 위한 소자 제작 공정에 대한 자성 다층 박막의 구성에 대해서 논의한다. 뿐만 아니라 3차원 구조로 이루어진 자구벽 이동 기반 NOT 게이트를 제작하는 공정 방법을 소개한다.
求助全文
通过发布文献求助,成功后即可免费获取论文全文。 去求助
来源期刊
自引率
50.00%
发文量
30
×
引用
GB/T 7714-2015
复制
MLA
复制
APA
复制
导出至
BibTeX EndNote RefMan NoteFirst NoteExpress
×
提示
您的信息不完整,为了账户安全,请先补充。
现在去补充
×
提示
您因"违规操作"
具体请查看互助需知
我知道了
×
提示
确定
请完成安全验证×
copy
已复制链接
快去分享给好友吧!
我知道了
右上角分享
点击右上角分享
0
联系我们:info@booksci.cn Book学术提供免费学术资源搜索服务,方便国内外学者检索中英文文献。致力于提供最便捷和优质的服务体验。 Copyright © 2023 布克学术 All rights reserved.
京ICP备2023020795号-1
ghs 京公网安备 11010802042870号
Book学术文献互助
Book学术文献互助群
群 号:481959085
Book学术官方微信