随机数生成器的体系结构设计及其硬件实现

B. S. Mahmood, Sarmad F. Ismael
{"title":"随机数生成器的体系结构设计及其硬件实现","authors":"B. S. Mahmood, Sarmad F. Ismael","doi":"10.33899/rengj.2014.87322","DOIUrl":null,"url":null,"abstract":"The architectural design of the random number generators for uniform distribution, normal distribution, exponential distribution and Rayleigh distribution using Box-Muller and inverse transformation method has been hardware implemented on FPGA. Any of the random number generators can generate one sample every clock cycle. The generators have been implemented on Xilinx Spartan 3E XC3S500E FPGA. The designed generators work properly up to maximum frequency of 418.41MHz .The outcome results of the generators have been tested by the chi-square test at a 5% level of significance which provided the correct required distributions. Keyword: Box-mulle, Chi-square, Inverse transformation, FPGA. ةيئاوشعلا ماقرلاا ديلوتل ةيرامعم ميمصت ايدام اهذيفنتو ليعامسإ نيدلا رخف دمرس .د دومحم ركش لساب بوساحلا ةسدنه مسق / لصوملا ةعماج تاينورتكللأأ ةسدنه ةيلك صخلملا ا ديلوتل ةممصملا ةيرامعملا و يعيبط عيزوتو مظتنم عيزوتب ةيئاوشعلا ماقرلا عيزوتو يسا عيزوت لا ةقيرط مادختساب ) يليار( ـ ( Box-muller لا مادختساب ايدام اهءانب مت يسكعلا ليوحتلا ةقيرطو ) FPGA . ىلع اهءانب مت تادلوملا .ةرود لك يف دحاو مقر دلوت نا نكمم ةيئاوشعلا ماقرلاا تادلوم نم دحاو يا Xilinx Spartan 3E XC3S500E FPGA . هرادقم ددرتب لمعلل ةبسانم ةممصملا تادلوملا 418.41MHz ىوتسمب ياك عبرم صحف ةطساوب اهرابتخا مت تادلوملا نم اهيلع لوصحلا مت يتلا جئاتنلا ةيمها اهرادقم 5 .بولطملا عيزوتلا تققح يتلاو % Received: 9 – 5 2013 Accepted: 10 – 10 2013 Al-Rafidain Engineering Vol.22 No. 2 March 2014 51","PeriodicalId":339890,"journal":{"name":"AL Rafdain Engineering Journal","volume":"37 1","pages":"0"},"PeriodicalIF":0.0000,"publicationDate":"2014-04-28","publicationTypes":"Journal Article","fieldsOfStudy":null,"isOpenAccess":false,"openAccessPdf":"","citationCount":"4","resultStr":"{\"title\":\"Architectural Design of Random Number Generators and Their Hardware Implementations\",\"authors\":\"B. S. Mahmood, Sarmad F. Ismael\",\"doi\":\"10.33899/rengj.2014.87322\",\"DOIUrl\":null,\"url\":null,\"abstract\":\"The architectural design of the random number generators for uniform distribution, normal distribution, exponential distribution and Rayleigh distribution using Box-Muller and inverse transformation method has been hardware implemented on FPGA. Any of the random number generators can generate one sample every clock cycle. The generators have been implemented on Xilinx Spartan 3E XC3S500E FPGA. The designed generators work properly up to maximum frequency of 418.41MHz .The outcome results of the generators have been tested by the chi-square test at a 5% level of significance which provided the correct required distributions. Keyword: Box-mulle, Chi-square, Inverse transformation, FPGA. ةيئاوشعلا ماقرلاا ديلوتل ةيرامعم ميمصت ايدام اهذيفنتو ليعامسإ نيدلا رخف دمرس .د دومحم ركش لساب بوساحلا ةسدنه مسق / لصوملا ةعماج تاينورتكللأأ ةسدنه ةيلك صخلملا ا ديلوتل ةممصملا ةيرامعملا و يعيبط عيزوتو مظتنم عيزوتب ةيئاوشعلا ماقرلا عيزوتو يسا عيزوت لا ةقيرط مادختساب ) يليار( ـ ( Box-muller لا مادختساب ايدام اهءانب مت يسكعلا ليوحتلا ةقيرطو ) FPGA . ىلع اهءانب مت تادلوملا .ةرود لك يف دحاو مقر دلوت نا نكمم ةيئاوشعلا ماقرلاا تادلوم نم دحاو يا Xilinx Spartan 3E XC3S500E FPGA . هرادقم ددرتب لمعلل ةبسانم ةممصملا تادلوملا 418.41MHz ىوتسمب ياك عبرم صحف ةطساوب اهرابتخا مت تادلوملا نم اهيلع لوصحلا مت يتلا جئاتنلا ةيمها اهرادقم 5 .بولطملا عيزوتلا تققح يتلاو % Received: 9 – 5 2013 Accepted: 10 – 10 2013 Al-Rafidain Engineering Vol.22 No. 2 March 2014 51\",\"PeriodicalId\":339890,\"journal\":{\"name\":\"AL Rafdain Engineering Journal\",\"volume\":\"37 1\",\"pages\":\"0\"},\"PeriodicalIF\":0.0000,\"publicationDate\":\"2014-04-28\",\"publicationTypes\":\"Journal Article\",\"fieldsOfStudy\":null,\"isOpenAccess\":false,\"openAccessPdf\":\"\",\"citationCount\":\"4\",\"resultStr\":null,\"platform\":\"Semanticscholar\",\"paperid\":null,\"PeriodicalName\":\"AL Rafdain Engineering Journal\",\"FirstCategoryId\":\"1085\",\"ListUrlMain\":\"https://doi.org/10.33899/rengj.2014.87322\",\"RegionNum\":0,\"RegionCategory\":null,\"ArticlePicture\":[],\"TitleCN\":null,\"AbstractTextCN\":null,\"PMCID\":null,\"EPubDate\":\"\",\"PubModel\":\"\",\"JCR\":\"\",\"JCRName\":\"\",\"Score\":null,\"Total\":0}","platform":"Semanticscholar","paperid":null,"PeriodicalName":"AL Rafdain Engineering Journal","FirstCategoryId":"1085","ListUrlMain":"https://doi.org/10.33899/rengj.2014.87322","RegionNum":0,"RegionCategory":null,"ArticlePicture":[],"TitleCN":null,"AbstractTextCN":null,"PMCID":null,"EPubDate":"","PubModel":"","JCR":"","JCRName":"","Score":null,"Total":0}
引用次数: 4

摘要

使用box muller和inplation模式的随机数字生成格式一直是FPGA上的硬件。任何随机的数字生成单位都能在任何时间循环中生成一个样本。发电机已经部署在斯巴达3E XC3S500E FPGA上。设计出来的专利性质达到了418.41MHz的最大频率。Box-mulle, Chi-square,变形,FPGA。ةيئاوشعلاماقرلااديلوتلةيرامعمميمصتايداماهذيفنتوليعامسإنيدلارخفدمرسد。دومحمركشلساببوساحلاةسدنهمس-لقصوملاةعماجتاينورتكللأأةسدنهةيلكصخلملااديلوتلةممصملاةيرامعملاويعيبطعيزوتومظتنمعيزوتبةيئاوشعلاماقرلاعيزوتويساعيزوتلاةقيرطمادختساب)يليار(Box-muller(ـلامادختسابايداماهءانبمتيسكعلاليوحتلاةقيرطو)FPGA。ىلعاهءانبمتتادلوملاة。رودلكيفدحاومقردلوتنانكممةيئاوشعلاماقرلااتادلومنمدحاوياXilinx斯巴达排XC3S500E FPGA。هرادقمددرتبلمعللةبسانمةممصملاتادلوملا418。41MHzىوتسمبياكعبرمصحفةطساوباهرابتخامتتادلوملانماهيلعلوصحلامتيتلاجئاتنلاةيمهااهرادقم5 .بولطملاعيزوتلاتققحيتلاو%收到2013年:9—5 2013公认:10—10 Al-Rafidain 51工程2014年2号马奇。22卷。
本文章由计算机程序翻译,如有差异,请以英文原文为准。
Architectural Design of Random Number Generators and Their Hardware Implementations
The architectural design of the random number generators for uniform distribution, normal distribution, exponential distribution and Rayleigh distribution using Box-Muller and inverse transformation method has been hardware implemented on FPGA. Any of the random number generators can generate one sample every clock cycle. The generators have been implemented on Xilinx Spartan 3E XC3S500E FPGA. The designed generators work properly up to maximum frequency of 418.41MHz .The outcome results of the generators have been tested by the chi-square test at a 5% level of significance which provided the correct required distributions. Keyword: Box-mulle, Chi-square, Inverse transformation, FPGA. ةيئاوشعلا ماقرلاا ديلوتل ةيرامعم ميمصت ايدام اهذيفنتو ليعامسإ نيدلا رخف دمرس .د دومحم ركش لساب بوساحلا ةسدنه مسق / لصوملا ةعماج تاينورتكللأأ ةسدنه ةيلك صخلملا ا ديلوتل ةممصملا ةيرامعملا و يعيبط عيزوتو مظتنم عيزوتب ةيئاوشعلا ماقرلا عيزوتو يسا عيزوت لا ةقيرط مادختساب ) يليار( ـ ( Box-muller لا مادختساب ايدام اهءانب مت يسكعلا ليوحتلا ةقيرطو ) FPGA . ىلع اهءانب مت تادلوملا .ةرود لك يف دحاو مقر دلوت نا نكمم ةيئاوشعلا ماقرلاا تادلوم نم دحاو يا Xilinx Spartan 3E XC3S500E FPGA . هرادقم ددرتب لمعلل ةبسانم ةممصملا تادلوملا 418.41MHz ىوتسمب ياك عبرم صحف ةطساوب اهرابتخا مت تادلوملا نم اهيلع لوصحلا مت يتلا جئاتنلا ةيمها اهرادقم 5 .بولطملا عيزوتلا تققح يتلاو % Received: 9 – 5 2013 Accepted: 10 – 10 2013 Al-Rafidain Engineering Vol.22 No. 2 March 2014 51
求助全文
通过发布文献求助,成功后即可免费获取论文全文。 去求助
来源期刊
自引率
0.00%
发文量
0
×
引用
GB/T 7714-2015
复制
MLA
复制
APA
复制
导出至
BibTeX EndNote RefMan NoteFirst NoteExpress
×
提示
您的信息不完整,为了账户安全,请先补充。
现在去补充
×
提示
您因"违规操作"
具体请查看互助需知
我知道了
×
提示
确定
请完成安全验证×
copy
已复制链接
快去分享给好友吧!
我知道了
右上角分享
点击右上角分享
0
联系我们:info@booksci.cn Book学术提供免费学术资源搜索服务,方便国内外学者检索中英文文献。致力于提供最便捷和优质的服务体验。 Copyright © 2023 布克学术 All rights reserved.
京ICP备2023020795号-1
ghs 京公网安备 11010802042870号
Book学术文献互助
Book学术文献互助群
群 号:481959085
Book学术官方微信