{"title":"FPGA在并行编程中的应用","authors":"F. Almeida, L. Sato, Edson T. Midorikawa","doi":"10.5753/eradsp.2020.16894","DOIUrl":null,"url":null,"abstract":"A programação paralela tem como propósito melhorar o desempenho de algoritmos com a utilização de múltiplos núcleos disponíveis em um ambiente computacional. Visando melhorar ainda mais o desempenho dos algoritmos, a utilização de aceleradores implementados em hardware surge no contexto da programação paralela para este propósito. Este artigo apresenta uma análise da aplicação de FPGAs para a melhoria do desempenho de projetos. São apresentados os desafios de sua utilização em um projeto juntamente com as possibilidades de ganho de desempenho, através de um estudo de caso.","PeriodicalId":137925,"journal":{"name":"Anais da XI Escola Regional de Alto Desempenho de São Paulo (ERAD-SP 2020)","volume":"725 1","pages":"0"},"PeriodicalIF":0.0000,"publicationDate":"2020-08-19","publicationTypes":"Journal Article","fieldsOfStudy":null,"isOpenAccess":false,"openAccessPdf":"","citationCount":"0","resultStr":"{\"title\":\"Aplicação da FPGA na programação paralela\",\"authors\":\"F. Almeida, L. Sato, Edson T. Midorikawa\",\"doi\":\"10.5753/eradsp.2020.16894\",\"DOIUrl\":null,\"url\":null,\"abstract\":\"A programação paralela tem como propósito melhorar o desempenho de algoritmos com a utilização de múltiplos núcleos disponíveis em um ambiente computacional. Visando melhorar ainda mais o desempenho dos algoritmos, a utilização de aceleradores implementados em hardware surge no contexto da programação paralela para este propósito. Este artigo apresenta uma análise da aplicação de FPGAs para a melhoria do desempenho de projetos. São apresentados os desafios de sua utilização em um projeto juntamente com as possibilidades de ganho de desempenho, através de um estudo de caso.\",\"PeriodicalId\":137925,\"journal\":{\"name\":\"Anais da XI Escola Regional de Alto Desempenho de São Paulo (ERAD-SP 2020)\",\"volume\":\"725 1\",\"pages\":\"0\"},\"PeriodicalIF\":0.0000,\"publicationDate\":\"2020-08-19\",\"publicationTypes\":\"Journal Article\",\"fieldsOfStudy\":null,\"isOpenAccess\":false,\"openAccessPdf\":\"\",\"citationCount\":\"0\",\"resultStr\":null,\"platform\":\"Semanticscholar\",\"paperid\":null,\"PeriodicalName\":\"Anais da XI Escola Regional de Alto Desempenho de São Paulo (ERAD-SP 2020)\",\"FirstCategoryId\":\"1085\",\"ListUrlMain\":\"https://doi.org/10.5753/eradsp.2020.16894\",\"RegionNum\":0,\"RegionCategory\":null,\"ArticlePicture\":[],\"TitleCN\":null,\"AbstractTextCN\":null,\"PMCID\":null,\"EPubDate\":\"\",\"PubModel\":\"\",\"JCR\":\"\",\"JCRName\":\"\",\"Score\":null,\"Total\":0}","platform":"Semanticscholar","paperid":null,"PeriodicalName":"Anais da XI Escola Regional de Alto Desempenho de São Paulo (ERAD-SP 2020)","FirstCategoryId":"1085","ListUrlMain":"https://doi.org/10.5753/eradsp.2020.16894","RegionNum":0,"RegionCategory":null,"ArticlePicture":[],"TitleCN":null,"AbstractTextCN":null,"PMCID":null,"EPubDate":"","PubModel":"","JCR":"","JCRName":"","Score":null,"Total":0}
A programação paralela tem como propósito melhorar o desempenho de algoritmos com a utilização de múltiplos núcleos disponíveis em um ambiente computacional. Visando melhorar ainda mais o desempenho dos algoritmos, a utilização de aceleradores implementados em hardware surge no contexto da programação paralela para este propósito. Este artigo apresenta uma análise da aplicação de FPGAs para a melhoria do desempenho de projetos. São apresentados os desafios de sua utilização em um projeto juntamente com as possibilidades de ganho de desempenho, através de um estudo de caso.