M. Morel, Lucas Rabioglio, R. Lopresti, M. Antonelli, Luciana De Micco
{"title":"Implementación en FPGA de modulador BPSK con parámetros regulables","authors":"M. Morel, Lucas Rabioglio, R. Lopresti, M. Antonelli, Luciana De Micco","doi":"10.37537/rev.elektron.6.2.170.2022","DOIUrl":null,"url":null,"abstract":"El trabajo presenta el diseño e implementación de un generador de señales moduladas en fase, el cual permite variar en un amplio rango sus parámetros de transmisión. Se buscó que el circuito final utilice una mínima cantidad de recursos de la FPGA. Esto fue posible ya que el diseño desarrollado almacena un cuarto de ciclo de la portadora, luego la lógica de control decide cuáles muestras tomar para obtener la frecuencia y cantidad de ciclos por dato establecidos, permitiendo una gran variación. También es configurable la potencia de salida de la señal. Además, el sistema desarrollado permite recibir los datos a través de una entrada externa o los genera en forma interna mediante un generador de números pseudo aleatorios (PRNG). El circuito se implementó mediante una FPGA (Field Programmable Gate Array) y un conversor digital analógico (DAC). ","PeriodicalId":34872,"journal":{"name":"Elektron","volume":" ","pages":""},"PeriodicalIF":0.0000,"publicationDate":"2022-12-15","publicationTypes":"Journal Article","fieldsOfStudy":null,"isOpenAccess":false,"openAccessPdf":"","citationCount":"0","resultStr":null,"platform":"Semanticscholar","paperid":null,"PeriodicalName":"Elektron","FirstCategoryId":"1085","ListUrlMain":"https://doi.org/10.37537/rev.elektron.6.2.170.2022","RegionNum":0,"RegionCategory":null,"ArticlePicture":[],"TitleCN":null,"AbstractTextCN":null,"PMCID":null,"EPubDate":"","PubModel":"","JCR":"","JCRName":"","Score":null,"Total":0}
引用次数: 0
Abstract
El trabajo presenta el diseño e implementación de un generador de señales moduladas en fase, el cual permite variar en un amplio rango sus parámetros de transmisión. Se buscó que el circuito final utilice una mínima cantidad de recursos de la FPGA. Esto fue posible ya que el diseño desarrollado almacena un cuarto de ciclo de la portadora, luego la lógica de control decide cuáles muestras tomar para obtener la frecuencia y cantidad de ciclos por dato establecidos, permitiendo una gran variación. También es configurable la potencia de salida de la señal. Además, el sistema desarrollado permite recibir los datos a través de una entrada externa o los genera en forma interna mediante un generador de números pseudo aleatorios (PRNG). El circuito se implementó mediante una FPGA (Field Programmable Gate Array) y un conversor digital analógico (DAC).